研究活動 - Studies

  1. Tomoaki Tanaka, Ryosuke Higashi, Hidetaro Tanaka, Takefumi Miyoshi, Yasunori Osana, Jubee Tada, Kiyofumi Tanaka, Hironori Nakajo, “Shared Vector Register of RISC-V for the Future Hardware Acceleration”, Sixth Workshop on Computer Architecture Research with RISC-V (CARRV 2022), 19th June, 2022, N.Y., co-located with ISCA 2022
  2. 田中友章, 東良輔, 田中清史, 長名保範, 三好健文, 多田十兵衛, 中條拓伯 “ハードウェアアクセラレーションのためのベクトルレジスタ共有機構”,信学技報, vol. 122, no. 60, RECONF2022-5, pp.26-31.2022 年 6 月 7 日 (火)-6 月 8 日 (水) 筑波大学計算科学研究センター(ハイブリッド開催) (RECONF, VLD, CPSY,IPSJ-ARC, IPSJ-SLDM).
  3. 田中友章. “プリキュアのキャラクター名における阻害音と共鳴音および有声性の音象徴 (音象徴研究から理論と実践を考える: キャラクター名・商品名の分析をもとに).” 日本認知言語学会論文集 Papers from the National Conference of the Japanese Cognitive Linguistics Association. Vol. 21. 日本認知言語学会, 2021.

  1. Hidetaro Tanaka, Tomoaki Tanaka, Ryosuke Higashi, Tsutomu Sekibe, Shuichi Takada, and Hironori Nakajo. 2022. Implementation of a RISC- V SMT Core in an AI processor. In The 11th International Symposium on Information and Communication Technology (SoICT 2022), December 1–3, 2022, Hanoi, Vietnam. ACM, 8 pages. https://doi.org/10.1145/3568562.3568634
  2. 田中秀太朗,田中友章,長岡慶太,東良輔,関部勉,高田周一,中條拓伯. “仮想エンジンアーキテクチャにおけるRISC-V同時マルチスレッディング(SMT)コアの実現”. 信学技報.Vol. 121. VLD2021-57, CPSY2021-26, RECONF2021-65 344. pp. 43-48,2022 年 1 月 24 日 (月)-1 月 25 日 (火) オンライン開催 (RECONF, VLD, CPSY, IPSJ-ARC, IPSJ-SLDM). ONLINE, Jan. 2022.
  3. 東良輔, 田中友章, 田中秀太朗, 加藤倫也, 田中清史, 長名保範, … & 中條拓伯. (2023). シミュレーションによるベクトルレジスタ共有機構の評価. 研究報告システム・アーキテクチャ (ARC), 2023(42), 1-7.